国产激情久久久久影院小草_国产91高跟丝袜_99精品视频99_三级真人片在线观看

ISP技術(shù)在高速數(shù)據(jù)采集模塊中的應(yīng)

時(shí)間:2024-08-20 05:51:56 理工畢業(yè)論文 我要投稿
  • 相關(guān)推薦

ISP技術(shù)在高速數(shù)據(jù)采集模塊中的應(yīng)

摘要:提出了一種基于ISP技術(shù)實(shí)現(xiàn)高速數(shù)據(jù)采集的方法,給出了使用VHDL語(yǔ)言和原理圖完成數(shù)據(jù)采集模塊中地址發(fā)生器和比較電路的部分邏輯設(shè)計(jì),只要將所設(shè)計(jì)的程序下載到可編程器件ispLSI2032中即可實(shí)現(xiàn)預(yù)期功能。同時(shí),ispLSI2032器件的高密度和可編程性也提高了硬件電路的集成性、可靠性及保密性。

隨著深亞微米及納米半導(dǎo)體制造技術(shù)的進(jìn)步,可編程邏輯器件在電路設(shè)計(jì)中的應(yīng)用已十分廣泛。ISP(在系統(tǒng)可編程)器件是先進(jìn)的可編程器件,它的優(yōu)點(diǎn)是不需要編程器即可直接對(duì)安裝在用戶(hù)目標(biāo)板上的ISP器件進(jìn)行編程,而且編程、調(diào)試都很方便。當(dāng)產(chǎn)品升級(jí)換代時(shí),只要通過(guò)軟件對(duì)ISP器件重新編程即可,便可使其具有新的邏輯功能,而不需要增加硬件投入。

目前,ISP芯片內(nèi)部資源越來(lái)越多,速度也越來(lái)越快,開(kāi)發(fā)的軟件功能也更加完善。VHDL就是隨著PLD發(fā)展起來(lái)的一種硬件描述語(yǔ)言,是一種應(yīng)用于電路設(shè)計(jì)的高層次描述語(yǔ)言。本文將介紹一種在高速數(shù)據(jù)采集模塊中部分電路采用ISP技術(shù)進(jìn)行設(shè)計(jì)的方法。

1 高速數(shù)據(jù)采集模塊的實(shí)現(xiàn)

高速數(shù)據(jù)采集模塊的系統(tǒng)框圖如圖1所示。圖中的ispLSI2032是整個(gè)數(shù)據(jù)采集系統(tǒng)的控制核心?它內(nèi)部包括了地址信號(hào)產(chǎn)生、鎖存、ADC轉(zhuǎn)換數(shù)據(jù)的比較、數(shù)據(jù)存儲(chǔ)器的讀寫(xiě)控制以及大部分控制邏輯?晶振電路產(chǎn)生的12MHz時(shí)鐘可直接在is-pLSI2032內(nèi)部進(jìn)行2分頻以得到6MHz的采樣時(shí)鐘。高速數(shù)據(jù)緩存部分由兩片SRAM構(gòu)成?該SRAM可提供自己的地址線(xiàn)、數(shù)據(jù)線(xiàn)和控制線(xiàn)。兩個(gè)端口可分別與ispLSI2032和單片機(jī)的P0口連接。用is-pLSI2032可遞增RAM的地址?同時(shí)可提供寫(xiě)入脈沖以將A/D轉(zhuǎn)換數(shù)據(jù)寫(xiě)入RAM。當(dāng)A/D轉(zhuǎn)換的數(shù)據(jù)超出某一上下限時(shí),系統(tǒng)會(huì)將地址數(shù)據(jù)寫(xiě)入is-pLSI2032內(nèi)部的鎖存器中?并在其后打開(kāi)鎖存,同時(shí)將地址送到單片機(jī)的P0口,單片機(jī)由此地址讀出RAM中相應(yīng)地址的數(shù)據(jù),并通過(guò)RS232口傳送到PC機(jī)或其它外設(shè)。

圖2所示是該數(shù)據(jù)采集系統(tǒng)的基本硬件電路圖。圖中的A/D轉(zhuǎn)換芯片選用的是美國(guó)MAXIM公司的12位A/D轉(zhuǎn)換器MAX120,它有全控制模式、獨(dú)立模式、慢存儲(chǔ)模式、ROM模式和連續(xù)轉(zhuǎn)換模式5種工作模式。在此電路中,MAX120工作于連續(xù)轉(zhuǎn)換模式, 由于MAX120芯片的MODE=DGND,因此,它的INT/BUSY為BUSY輸出。單片機(jī)啟動(dòng)轉(zhuǎn)換時(shí),INT/BUSY變?yōu)榈碗娖,同時(shí)將INT0(P3.2)置低,以使計(jì)數(shù)器的計(jì)數(shù)狀態(tài)與MAX120的INT/BUSY信號(hào)一致,也就是說(shuō),每轉(zhuǎn)換完一次,計(jì)數(shù)器就加以產(chǎn)生新的存儲(chǔ)器地址;轉(zhuǎn)換結(jié)束后,INT/BUSY轉(zhuǎn)變?yōu)楦唠娖,?shù)據(jù)在引腳D0~D11處有效,此時(shí)WE信號(hào)為低,存儲(chǔ)器寫(xiě)端口打開(kāi),并將ADC所轉(zhuǎn)換的數(shù)據(jù)寫(xiě)入與計(jì)數(shù)器所產(chǎn)生地址對(duì)應(yīng)的存儲(chǔ)單元。繼而INT/BUSY信號(hào)再次變低, MAX120進(jìn)入下一次轉(zhuǎn)換。直到采集的數(shù)據(jù)超出某一上下限,ADC模塊中的比較器產(chǎn)生一信號(hào)使單片機(jī)外部中斷,進(jìn)而轉(zhuǎn)入中斷數(shù)據(jù)處理。其后單片機(jī)將讀取存儲(chǔ)在鎖存器中的地址信號(hào),并將其存儲(chǔ);同時(shí)由此地址讀出存儲(chǔ)在存儲(chǔ)器中的超出上下限的數(shù)據(jù)。單片機(jī)定時(shí)取數(shù)時(shí),先將INT0(P3.2)置高,此時(shí)地址產(chǎn)生器的累加由單片機(jī)控制(通過(guò)T0口,即P3.4)。單片機(jī)控制計(jì)數(shù)器重新計(jì)數(shù)并產(chǎn)生地址數(shù)據(jù),產(chǎn)生的地址送到單片機(jī)P0口,并由此地址讀取存儲(chǔ)器中相應(yīng)地址的數(shù)據(jù),最后通過(guò)RS232口傳送到PC或其它外設(shè)。

圖2

2。椋螅穑蹋樱桑玻埃常 的結(jié)構(gòu)原理

2.1 ispLSI2032的主要結(jié)構(gòu)

ispLSI2032的結(jié)構(gòu)主要包括全局布線(xiàn)區(qū)、萬(wàn)能邏輯模塊、輸出布線(xiàn)區(qū)、輸入總線(xiàn)和巨塊五個(gè)部分。其中全局布線(xiàn)區(qū)(Global Routing Pool)位于芯片中央,它將所有片內(nèi)邏輯聯(lián)系在一起,其輸入輸出之間的延遲是恒定和可預(yù)知的。GRP在延時(shí)恒定并且可預(yù)知的前提下,提供了完善的片內(nèi)互連性能。這種獨(dú)特的互連性保證了芯片的高性能,從而可容易地實(shí)現(xiàn)各種復(fù)雜的設(shè)計(jì)。

萬(wàn)能邏輯模塊是該器件的基本邏輯單元,它由邏輯陣列、乘積項(xiàng)共享陣列、輸出邏輯宏單元和控制邏輯組成。當(dāng)乘積項(xiàng)共享陣列將乘積項(xiàng)分配給或門(mén)后,可通過(guò)一個(gè)可編程的與/或/異或陣列輸出來(lái)控制該單元中的觸發(fā)器,從而使乘積項(xiàng)的共享更加靈活。每個(gè)輸出邏輯宏單元有專(zhuān)用的觸發(fā)器,每個(gè)觸發(fā)器與其它可組態(tài)電路的連接類(lèi)似GAL的OLMC,也可以被設(shè)置為組合輸出或寄存器輸出。片內(nèi)靈活的時(shí)鐘分配網(wǎng)絡(luò)可進(jìn)一步加強(qiáng)GLB的能力。每一個(gè)GLB的時(shí)鐘信號(hào)既可選用全局同步時(shí)鐘,也可選用片內(nèi)生成的異步乘積項(xiàng)時(shí)鐘。

輸出布線(xiàn)區(qū)是介于GLB和IOC之間的可編程互連陣列,通過(guò)對(duì)該區(qū)的編程可以將任一個(gè)GLB輸出靈活地送到I/O端口的某一個(gè)上,以便在不改變外部管腳排列的情況下,修改片內(nèi)邏輯電路的結(jié)構(gòu)。

輸入輸出單元(Input Output Cell)中的輸入、輸出或雙向信號(hào)與具體的I/O引腳相連接,可以構(gòu)成輸入、輸出、三態(tài)輸出的I/O口。

巨塊是GLB及其對(duì)應(yīng)的ORP、IOC的總稱(chēng)。Is-pLSI2032中有兩個(gè)巨塊,通常分布在全局布線(xiàn)區(qū)的兩側(cè)。每個(gè)巨塊均包含GLB、I/O口和專(zhuān)用輸入端,其中專(zhuān)用輸入端不經(jīng)鎖存器即可直接輸入。它們均可在軟件分配下供本巨塊內(nèi)的GLB使用。

2.2 ispLSI2032的工作過(guò)程

外部信號(hào)一般通過(guò)I/O單元引導(dǎo)全局布線(xiàn)區(qū),全局布線(xiàn)區(qū)主要完成任意I/O端到任意GLB的互連、任意GLB間的互連以及各輸入I/O信號(hào)到輸出布線(xiàn)區(qū)的連接。器件的所有功能均可由一個(gè)GLB或多個(gè)GLB級(jí)聯(lián)完成。在設(shè)計(jì)中,筆者使用的是ispLEVER軟件,它包含有Lattice編譯器、頂層項(xiàng)目管理器、設(shè)計(jì)輸入編輯器等?同時(shí)還包括Lattice門(mén)級(jí)功能和實(shí)時(shí)仿真器,因而能夠?qū)υ韴D、VHDL或Abel-HDL語(yǔ)言進(jìn)行仿真?其設(shè)計(jì)流程如圖3所示。

【ISP技術(shù)在高速數(shù)據(jù)采集模塊中的應(yīng)】相關(guān)文章:

基于PXI總線(xiàn)的數(shù)據(jù)采集模塊的設(shè)計(jì)03-07

基于USB總線(xiàn)的高速數(shù)據(jù)采集系統(tǒng)03-26

高速DSP數(shù)據(jù)采集的信號(hào)完整性問(wèn)題03-20

USB接口的高速數(shù)據(jù)采集卡的設(shè)計(jì)與實(shí)現(xiàn)03-18

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)03-18

基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)03-19

VHDL在高速圖像采集系統(tǒng)中的應(yīng)用設(shè)計(jì)03-18

具有USB2.0接口的高速數(shù)據(jù)采集卡設(shè)計(jì)03-18

基于USB2.0的同步高速數(shù)據(jù)采集器的設(shè)計(jì)03-18